硬件开发

Keil最新版解决缺少V5编译器Target ‘X‘ uses ARM-Compiler ‘Default Compiler Version 5‘ which is not available.

一、前言在 Keil5.37 及以上版本中,在默认编译器中不再默认安装 compiler version5 。这会导致一些项目要用V5编译不了,导致报错。二、下载V5编译器1、下载安装包云盘链接:阿里云盘分享三、安装V5在下图中,会显示类似的英文提示,*** Target 'HAL_06_LCD' uses AR

基于FPGA的出租车计费器设计实践:Verilog实现教程

本文还有配套的精品资源,点击获取 简介:本课程设计项目针对电子技术专业的学生,以基于FPGA的出租车计费器设计为核心,详细讲述了Verilog语言的使用、FPGA架构理解、计费算法实现、模块化设计原则、时序与组合逻辑应用、仿真验证流程、硬件实现与下载、IP核利用以及系统集成和实验报告撰写等方面。通过这个项目,学生将能够

基于FPGA的超长傅里叶变换实现(DDR4方案)

目录 前言 一、实验需求 二、传统方法验证 三、数学优化(超长 FFT) 四、算法实现 1、FFT 模块 2、旋转乘数 3、转置节点 1、首先 2、第二 3、内存控制器交互算法: 4、窗口函数及实践 5、个案研究 前言       在本文中,我想谈谈超长快速傅里叶变换算法在 FPGA 上的实现。促

Xilinx FPGA PCIe | XDMA IP 核 / 应用 / 测试 / 实践

注:本文为 “Xilinx FPGA 中 PCIe 技术与 XDMA IP 核的应用” 相关文章合辑。图片清晰度受引文原图所限。 略作重排,未整理去重。 如有内容异常,请看原文。 FPGA(基于 Xilinx)中 PCIe 介绍以及 IP 核 XDMA 的使用Njustxiaobai 已于 2023-11-22 16:10:41

OpenHarmony平台驱动使用(四),GPIO

OpenHarmony平台驱动使用(四)GPIO概述功能简介GPIO(General-purpose input/output)即通用型输入输出。通常,GPIO控制器通过分组的方式管理所有GPIO管脚,每组GPIO有一个或多个寄存器与之关联,通过读写寄存器完成对GPIO管脚的操作。GPIO接口定义了操

【鸿蒙设备开发】OpenHarmony 小型系统内核(LiteOS-A)【文件系统】上

📌往期推文全新看点(文中附带最新·鸿蒙全栈学习笔记) ①📖 鸿蒙应用开发与鸿蒙系统开发哪个更有前景? ②📖嵌入式开发适不适合做鸿蒙南向开发?看完这篇你就了解了~ ③📖 对于大前端开发来说,转鸿蒙开发究竟是福还是祸? ④📖 鸿蒙岗

FPGA常见面试题100道(含答案及代码解析)

一、基础概念(20 题) 1.详细说明 FPGA 可配置逻辑块(CLB)中除了查找表和触发器外,还可能包含哪些组件?可能包含进位逻辑,用于快速实现加法、减法等算术运算中的进位传递;还可能有宽位多路复用器,用于选择不同的信号路径2.解释一下什么是全局时钟网络,

【ARMv7--Bit Manpulation】

ARMv7--Bit Manpulation 1 Bit Manipulation 1.1 Byte swap 汇编代码: 测试代码(C语言调用汇编) 编译与运行 1.2 popcount 汇编代码 C测试代码 编译运行 1.3 power of 2 汇编代码 C语言测试代码 编译与运行 1.4 Bit Mask 汇