硬件开发

基于FPGA的超长傅里叶变换实现(DDR4方案)

目录 前言 一、实验需求 二、传统方法验证 三、数学优化(超长 FFT) 四、算法实现 1、FFT 模块 2、旋转乘数 3、转置节点 1、首先 2、第二 3、内存控制器交互算法: 4、窗口函数及实践 5、个案研究 前言       在本文中,我想谈谈超长快速傅里叶变换算法在 FPGA 上的实现。促

FPGA实现以太网(二)、初始化和配置PHY芯片

系列文章目录FPGA实现以太网(一)、以太网基础知识 文章目录 系列文章目录 一、MDIO协议介绍 二、PHY芯片管脚以及结构框图 三、MDIO帧时序介绍 3.1 MDIO帧格式 3.2 MDIO写时序 3.3 MDIO读时序 四、PHY芯片常用寄存器描述 4.1 基本模式控制寄存器(0x00) 4.2 基本模式

基于FPGA的出租车计费器设计实践:Verilog实现教程

本文还有配套的精品资源,点击获取 简介:本课程设计项目针对电子技术专业的学生,以基于FPGA的出租车计费器设计为核心,详细讲述了Verilog语言的使用、FPGA架构理解、计费算法实现、模块化设计原则、时序与组合逻辑应用、仿真验证流程、硬件实现与下载、IP核利用以及系统集成和实验报告撰写等方面。通过这个项目,学生将能够

「2025最新」Visual Studio Code配置CodeQL代码扫描-基于MacBook M系列芯片(ARM)

文章目录 前言 一、所有工具版本详情说明 二、Visual Studio Code+CodeQL扩展的配置 2.1 CodeQL生成数据库 三、CodeQL扩展扫描 总结 前言在前年,我发了一篇vscode配置CodeQL的教程,但是到2024年的时候,评论开始有人说要安装Rosetta?可是我当时安装的时

Harmony OS Next应用开发进阶篇(一)-Swiper组件的使用

各位小伙伴们我们又见面了,我是鸿蒙开天组,从今天开始,我们的课程进入一个新的阶段,基础已经学习了一部分,接下来的难度会稍微有所提升,也就是说在学的各位,要开始进阶,向更有难度的知识内容挑战了。可以向大家预告,进阶篇学完,积累得差不多,就要开始实战,尝试从小项目逐步过度到做大

verilog中等难度设计实践与ALU设计

Verilog中等难度部分设计实践(含ALU算术逻辑单元的设计)verilog的中等部分根据Deepseek给出的大纲理应包括时序逻辑verilog设计实践和组合逻辑verilog组合设计实践两个部分。 时序逻辑verilog设计和实践在 Verilog 中,时序逻辑通常通过 always 块实现,并依赖时钟信号和复位信号。关键点如下&#x

总结FPGA一些知识点

        本文为个人总结复习资料,资料来源网络,如有侵权,请联系本人删除。文章末尾贴有部分参考资料链接。 目录1.竞争与冒险2.跨时钟域处理(单比特,多比特,快慢时钟)3.阻塞赋值与非阻塞赋值4.同步复位,异步复位,同步复位异步释放同步复位:异步复位:异步复位同步释放:5.FIFO6.建立时间与保持时间

【ARMv7--Bit Manpulation】

ARMv7--Bit Manpulation 1 Bit Manipulation 1.1 Byte swap 汇编代码: 测试代码(C语言调用汇编) 编译与运行 1.2 popcount 汇编代码 C测试代码 编译运行 1.3 power of 2 汇编代码 C语言测试代码 编译与运行 1.4 Bit Mask 汇

【ARM版银河麒麟安装windows应用程序】

文章目录 前言 一、简介 2.1 Wine/Wine64 2.2 Box86/Box64 二、配置运行环境 2.1 安装aarch64运行库 2.2 安装armhf运行库 2.2.1 添加32位armhf架构支持 2.2.2 检查运行库依赖 2.2.3 解决依赖冲突 2.2.4安装运行库 三、安装Box64 四、安装Wine 五、初始化wine配置 总结